Напівсуматор

Матеріал з testwiki
Версія від 13:58, 14 лютого 2022, створена imported>Yuriz (До чого тут Категорія:мікропроцесорна техніка?)
(різн.) ← Попередня версія | Поточна версія (різн.) | Новіша версія → (різн.)
Перейти до навігації Перейти до пошуку
Позначення напівсуматора на схемах

Напівсуматор — логічна схема з двома входами та двома виходами, яка виконує операцію арифметичного додавання двох однорозрядних чисел A та B з формуванням виходу Шаблон:Не перекладено.

Схема носить назву «напівсуматор», оскільки при реалізації одного розряду повного двійкового суматора слід враховувати також вхід переносу з попереднього розряду, для чого треба використати дві таких схеми та один елемент «АБО».

Алгоритм роботи

Вихідні сигнали напівсуматора формуються згідно таких правил:

  • При будь-яких наборах сигналу A та B на виході сигналу суми S (Sum) формується результат додавання за модулем два
  • На виході сигналу переносу C (Carry) у всіх випадках буде 0, крім A=B=1, тоді C=1.

Відповідна таблиця істинності виглядає наступним чином:

A B S C
0 0 0 0
0 1 1 0
1 0 1 0
1 1 0 1

З таблиці видно, що сума S відповідає логічній функції «ВИКЛЮЧНЕ АБО», а перенос C — логічній функції «І». Тому роботу напівсуматора описують такими рівняннями[1]:

  • S=AB¯ +A¯ B=AB
  • C=AB

Реалізація

Джерела

Шаблон:Reflist

Шаблон:Елементи цифрової техніки